日韩国产欧美精品一区二区三区,亚洲男女自偷自拍图片另类,亚洲欧美久久久,亚洲国产成人一区


曙海教育集團論壇FPGA專區(qū)FPGA技術(shù)討論區(qū) → 基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計


  共有9880人關(guān)注過本帖樹形打印

主題:基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發(fā)短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計  發(fā)帖心情 Post By:2010-11-12 13:36:22

的輸入是28位的,所產(chǎn)生的三個56位密鑰并不是同一時間提供給3DES的,相互之間有16個時鐘的延時,這樣可以保證修改密鑰后并不影響先前流水線的工作。再加上輸入、輸出接口就構(gòu)成了該設(shè)計的總體結(jié)構(gòu),如圖5所示。限于圖的大小,不影響理解的部分信號沒有畫出。加/解密的流程是先輸入六組28位的密鑰,然后就可以發(fā)送需要加/解密的數(shù)據(jù)了,中間可以有間斷,如果需要更改密鑰,也是先輸入改后的密鑰,再輸入數(shù)據(jù),可實時更改,無需等到流水線中最后一組數(shù)據(jù)加/解密完成。

本設(shè)計在ALTERA公司的Quartus II環(huán)境下用VHDL、Verilog HDL實現(xiàn)設(shè)計輸入,采用同步時鐘,成功編譯、綜合、適配和仿真,并下載到Stratix系列FPGA芯片EP1S25F780C5中。在綜合的過程中用邏輯鎖等技術(shù)進行了優(yōu)化。消耗邏輯單元16250個,設(shè)計時鐘頻率可達95.07MHz

[此貼子已經(jīng)被作者于2010-11-17 12:01:03編輯過]

支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

返回版面帖子列表

基于狀態(tài)機和流水線技術(shù)的3DES加密算法及其FPGA設(shè)計








簽名
主站蜘蛛池模板: 五寨县| 余姚市| 怀远县| 盈江县| 和政县| 海口市| 江城| 讷河市| 惠来县| 布拖县| 和硕县| 收藏| 宽甸| 云浮市| 邵阳县| 闽清县| 彭山县| 两当县| 吴堡县| 灌南县| 虞城县| 上虞市| 澄江县| 资兴市| 佳木斯市| 平利县| 宁南县| 莱芜市| 辽阳市| 常山县| 玉林市| 周口市| 新兴县| 安塞县| 土默特右旗| 大石桥市| 米易县| 靖西县| 嘉鱼县| 鄢陵县| 万荣县|